RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제
      • 좁혀본 항목 보기순서

        • 원문유무
        • 원문제공처
          펼치기
        • 등재정보
          펼치기
        • 학술지명
          펼치기
        • 주제분류
          펼치기
        • 발행연도
          펼치기
        • 작성언어
        • 저자
          펼치기

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • KCI등재

        3V CMOS Fully-Balanced 상보형 전류모드 적분기 설계

        이근호,방준호,조성익,김동용,Lee, Geun-Ho,Bang, Jun-Ho,Cho, Seong-Ik,Kim, Dong-Yong 한국음향학회 1997 韓國音響學會誌 Vol.16 No.3

        본 논문에서는 저전압 아날로그-디지털 혼성모드 신호처리를 위한 3V CMOS 연속시간 완전균형 적분기가 설계되었다. 설계된 완전균형 적분기의 기본구조는 NMOS와 PMOS 트랜지스터를 이용한 상보형 회로이며, 이러한 상보형 회로는 적분기의 트랜스컨덕턴스를 증가시킬수 있는 장점이 있다. 그리고 트랜스컨덕턴스의 증가는 적분기의 단위이득 주파수, 폴 그리고 영점을 증가시킨다. 소신호해석과 SPICE 시뮬레이션을 통해 기존의 적분기들과 비교하여 이러한 개선점들을 증명하였다. 0.8 3V CMOS CMOS 공정 파라미터를 이용하여 완전균형 상보형 적분기의 응용회로로서 3차 능동 지역통과 필터를 설계하였다. A 3V CMOS continuous-time fully-balanced integrator for low-voltage analog-digital mixed-mode signal processing is designed in this paper. The basic architecture of the designed fully-balanced integrator is complementary circuit which is composed of NMOS and PMOS transistor. And this complementary circuit can extend transconductance of an integrator. So. the unity gain frequency, pole and zero of integrator are increased by the extended transconductance. The SPICE simulation and small signal analysis results show that the UGF, pole and zero of the integrator is increased larger than those of the compared integrtors. The three-pole active low-pass filter is designed as a application circuit of the fully-balanced integrator, using 0.83V CMOS processing parameter.

      • KCI등재

        ADSL 송수신단용 저역통과 능동필터 설계

        이근호,Lee Geun-Ho 한국음향학회 2005 韓國音響學會誌 Vol.24 No.1

        기존의 음성신호와 다른 주파수 대역을 사용하여 데이터 통신이 가능한 ADSL 모뎀 송수신단의 CMOS 아날로그 저역 능동필터를 각각 설계하여 제안하였다. 설계된 필터는 2.5V의 저전압 동작이 가능하며, 각각의 설계사양에 따라 송신단에서는 138kHz의 차단주파수값을 갖는 저역통과 능동필터가 수신단에서는 1,100kHz의 차단주파수 특성을 갖는 저역통과능동필터가 설계 되었다. 이득과 단위이득주파수 특성 면에서 개선된 high-swing cascode방식의 저전압 능동소자가 필터를 설계하기 위한 기본 블록으로 이용되었다. 제안된 소자와 설계 제안된 필터는 $0.251{\mu}m\;CMOS\;n-well$ 공정 파라미터를 이용하여 그 특성이 검증되었다. CMOS analog lowpass filters using speech signal bandwidth for a Asymmetrical Digital Subscriver Line(ADSL) modem are presented. Designed active lowpass filters are composed of the CMOS complementary high-swing cascode stage which can increase transconductance of an active element. As a result, their cutoff frequency are 138kHz and 1,100kHz respectively. A low-voltage high-swing cascode integrator which improved on a gain and unit gain frequency used to design the filters. The designed filters are verified by HSPICE simulation with the $0.251{\mu}m\;CMOS\;n-well$ Parameter and a single 2.5V power supply.

      • KCI등재후보

        DSL 모뎀용 CMOS 신호처리 적응필터 설계

        이근호,이종인,Lee Geun-Ho,Lee Jong-Inn 한국정보통신학회 2004 한국정보통신학회논문지 Vol.8 No.7

        본 논문에서는 DSL 모뎀의 입출력단에 응용 가능한 수신단의 CMOS 필터를 설계 제안하였다. 제안된 필터는 저전력 특성을 위한 저전압 동작이 가능하며, 저역통과 특성과 고역통과 특성이 혼합된 연속시간 필터 형태로 송신단과 수신단에 위치하여 각종 DSL 시스템에 응용가능하다. 수신단에서 차단주파수는 각각 138kHz와 1.1MHz로서 요구되는 DSL 시스템의 표준 설계사양에 부합하도록 설계하였다. 선형성면에서 개선된 특성을 나타낸 저전압 gmr 방식의 적분기가 필터 설계를 위한 기본블럭으로 이용되었다. 설계된 필터는 0.25${\mu}m$ CMOS n-well 공정 파라미터를 이용한 HSPICE 시뮬레이션을 통해 그 특성이 검증되었다. In this paper, CMOS analog filters for use in the Analog front End of digital subscriber loop(DSL) chip set are proposed. Designed filters contain receiver continuous-time filters which are composed of lowpass and highpass functions. And their cutoff frequency are 138H1z and 1.1MHz respectively. A low-voltage gm-c integrator is improved and used to design filters. Desisned filters are verified by HSPICE simulation with the 0.25${\mu}m$ CMOS n-well parameter.

      • CMOS 상보형 구조를 이용한 아날로그 멀티플라이어 설계

        이근호,최현승,김동용,Lee, Geun-Ho,Choe, Hyeon-Seung,Kim, Dong-Yong 대한전자공학회 2000 電子工學會論文誌-SC (System and control) Vol.37 No.2

        본 논문에서는 저전압 저전력 시스템에 응용 가능한 CMOS 4상한 아날로그 멀티플라이어를 제안하였다. 제안된 멀티플라이어는 저전압에서 동작이 용이하며 아날로그 회로를 설계하는데 자주 이용되는 LV(Low-Voltage) 상보형 트랜지스터 방식의 특성을 이용하였다. LV 상보형 구조는 등가 문턱전압을 감소시킴으로서 회로의 동작전압을 감소시킬 수 있는 특징이 있다. 설계된 회로의 특성은 2V 공급전압하에서 0.6㎛ CMOS 공정파라미터를 갖는 HSPICE 시뮬레이션을 통하여 측정되었다. 이때 ±0.5V까지의 입력선형 범위내에서 선형성에 대한 오차는 1%미만이었다. 또한 -3㏈ 점에서의 대역폭은 290㎒, 그리고 전력소모는 373㎼값을 나타내었다. In this paper, the CMOS four-quadrant analog multipliers for low-voltage low-power applications ate presented. The circuit approach is based on the characteristic of the LV(Low-Voltage) composite transistor which is one of the useful analog building blocks. SPICE simulations are carried out to examine the performances of the designed multipliers. Simulation results are obtained by 0.6${\mu}{\textrm}{m}$ CMOS parameters with 2V power supply. The LV composite transistor can easily be extended to perform a four-quadrant multiplication. The multiplier has a linear input range up to $\pm$0.5V with a linearity error of less than 1%. The measured -3㏈ bandwidth is 290MHz and the power dissipation is 373㎼. The proposed multiplier is expected to be suitable for analog signal processing applications such as portable communication equipment, radio receivers, and hand-held movie cameras.

      • KCI등재

        노통연관식 보일러의 압궤사고 방지대책

        이근호,Lee Keun-Oh 한국안전학회 2004 한국안전학회지 Vol.19 No.4

        Boiler is a hazardous equipment to have potential explosion ail the time. And not only it has malfunction at explosion. it lead to people death but also secondary accident such as explosion and fire. Therefore, this equipment should not be broken for keeping its own function. And also, high level of safety should be kept in the process of the use not to be malfunctioned. A large scale of accident due to boiler explosion can be preventive in advance. Boiler fracture is occurred by instant expansion (approximately 1700 time) from quick evaporation of rater in boiler, due to pressure decrease in boiler Emitting energy from it is tremendous and it is so dangerous because of its high temperature. Secondary explosion such as fire is also a main hazard occurring at fuel supply place. If any devices with high pressure is broken, then not only boiler vessel but also components of it are spread with high speed, causing secondary accident. This study is to analyze integrally accident cause of fire and flue tube boiler to have occurred pressure fracture actually, to show countermeasures to prevent accident loss from the fire and flue tube boiler.

      • KCI등재

        저전압 저전력 듀얼 모드 CMOS 전류원

        이근호,Lee, Geun-Ho 한국정보통신학회 2010 한국정보통신학회논문지 Vol.14 No.4

        본 논문에서는 혼성모드 집적회로에서 이용 가능한 저전력 듀얼모드 CMOS 전류원 회로를 제안한다. MOS 소자의 전자이동도가 온도변화에 반비례하는 음의 온도계수 생성회로와 비례하는 양의 온도계수 생성회로의 합을 통해 변화하는 외부 온도에 독립적인 특성을 갖는 방식을 이용하였다. 특히, 두 개 이상의 출력을 얻어낼 수 있는 듀얼 출력단을 통해 정전류원을 얻을 수 있었다. 전류 분배를 통해 얻을 수 있는 듀얼모드 출력 전류값을 통해 차동 입출력 구조의 소자 및 필터 설계 등 아날로그 회로 영역에서 응용가능하며, 더불어 다양한 서브 블록 시스템 동작에 활용할 수 있는 유용한 특성을 지니고 있다. 저전압 저전력 특성을 보유하고 있는 제안된 전류원 회로는 2V 공급 전압하에서 0.84mW의 전력 소모값을 나타내었으며, 최종 출력값은 각각 $0.38{\mu}A/^{\circ}C$와 $0.39{\mu}A/^{\circ}C$의 변화율을 보여주었다. 제안된 회로는 $0.18{\mu}m$ n-well CMOS 공정을 이용하여 hspice 시뮬레이션 하였다. In this paper, a new temperature-insensitive CMOS dual-mode current reference for low-voltage low-power mixed-mode circuits is proposed. The temperature independent reference current is generated by summing a proportional to absolute temperature(PTAT) current and a complementary to absolute temperature(CTAT) current. The temperature insensitivity was achieved by the mobility and the other which is inversely proportional to mobility. As the results, the temperature dependency of output currents was measured to be $0.38{\mu}A/^{\circ}C$ and $0.39{\mu}A/^{\circ}C$, respectively. And also, the power dissipation is 0.84mW on 2V voltage supply. These results are verified by the $0.18{\mu}m$ n-well CMOS parameter.

      • KCI등재

        2V 750kHz CMOS 대역통과 능동필터 설계

        이근호,Lee, Ceun-Ho 한국멀티미디어학회 2004 멀티미디어학회논문지 Vol.7 No.11

        본 논문에서는 저전압에서 동작이 가능하며 이득값이 뛰어난 능동소자를 이용하여 750kHz의 중심주파수특성을 나타내는 연속시간 대역통과 능동필터를 설계하였다. 이용된 적분기는 이득특성에 영향을 주는 트랜스컨덕턴스값을 증가시키기 위해 CMOS 상보형 캐스코드 방식을 이용하여 구성되었으며, 0.25$\mu\textrm{m}$ CMOS n-well 공정 파라미터를 이용한 hspice 시뮬레이션 결과, 2V 공급전압하에서 42dB의 이득값과 200MHz의 단위이득주파수 특성을 나타내었다. 또한 이를 이용하여 설계된 대역통과 능동필터는 747kHz의 중심주파수특성을 나타내고 659kHz의 대역폭 특성을 보여주었다. In this paper, a new continuous-time bandpass active filter for lour-voltage applications is proposed. The active filter is composed of the CMOS complementary cascode circuit which can increase trans-conductance of an active element. These results are verified through the 0.25$\mu\textrm{m}$ CMOS n-well parameter hspice simulation. As a result, the gain and the unity gain frequency is 42dB and 200MHz respectively in the integrator. Additionally, center frequency of the bandpass active filter is 747kHz. And also bandwidth of the filter is 649kHz on 2V supply voltage.

      • 국제학술회의 참관기 - 파킨슨씨병 국제 심포지엄

        이근호,Lee, Geun-Ho 한국과학기술단체총연합회 1997 과학과 기술 Vol.30 No.7

        파킨슨씨병의 병인과 진단기술, 최신 치료방법의 연구결과 발표 및 최신 정보교환을 목적으로 지난 3월23일부터 4일간 영국 런던에서 열린 제12차 파킨슨씨병에 관한 국제 심포지엄이 열렸다. 우리나라에서는 필자를 비롯해 10여명이 참석하여 5편의 논문을 발표했다.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼