http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
위상정합 레이더에 대한 EA효과 분석용 타이밍 신호발생기
申鉉翼,林重洙,金煥宇 대한전자공학회 2002 電子工學會論文誌-SC (System and control) Vol.39 No.3
A timing signal board which can be used to analyze EA effect for coherent radar systems is introduced. It is capable of generating the timing signals that are needed for EA test about radar systems in real time. Its function to generate baseband target signal makes it easy to analyze EA effect. Because all parameters of timing signals can be changed by software, it is very easy to configure many kinds of test scenarios. 위상정합(coherent) 레이더에 대한 EA 효과를 다양하게 분석할 수 있는 타이밍 (timing) 신호 발생기를 설계 및 제작하였다. 제작한 신호발생기는 EA 장비 및 위상정합 레이더에 필요한 각종 타이밍 신호 및 모의 표적신호를 실시간으로 발생하며, 모의 표적신호 발생기능은 레이더에 대한 EA 효과를 쉽게 확인할 수 있도록 하여준다. 타이밍신호의 모든 파라미터는 프로그램에 의해 변경 가능하기 때문에, 다양한 형태의 시험 시나리오를 쉽게 구성할 수 있다.
신현익,김주선,이종호,김긍호,송휴섭,이해원 한국세라믹학회 2002 한국세라믹학회지 Vol.39 No.7
반응소결 탄화규소의 잔류 실리콘 양을 최소화하기 위해 3성분계 탄화규소 분말을 혼합하여 최밀 충전 반음소결 탄화규소를 제조하였다. 기지상의 충전밀도 증가로 인해 반응소결 중 실리콘의 불완전 침윤이 발생하였으며, 이로 인한 잔류 기공은 조대 탄화규소 입자의 표면을 따라 존재함을 확인하였다. 불완전 침윤은 승온 중 분해되지 않고 남은 산화물이 실리콘의 용융 온도 이상에서 분해되어 생긴 고립기공에 의한 것으로 확인되었다. 기지상의 표면에 존재하리라 여겨지는 산화물을 제거하기 위해 침윤전 열처리 및 부식처리를 통해 완전침윤을 달성하였다. Reaction-Bonded Silicon Carbide (RBSC) Ceramics were fabricated which satisfies the maximum packing density of silicon carbide skeleton in the green compacts. Such a high packing density induced incomplete infiltration during reaction-sintering; forms linear void around the interface of large alpha silicon carbide powders. During reaction-sintering, the limited extraction and entrapped gas induced by residue oxide was considered to be a reason of linear void formation. In order to improve infiltration behavior in the highly packed preform, the pre-treatment methods for residue oxide removal were proposed.
신현익,류영진,김환우 대한전자공학회 2003 電子工學會論文誌-SC (System and control) Vol.40 No.3
디지털 신호처리기에 대한 성능향상과 더불어 레이더 펄스 압축기 또한 디지털 처리방식이 점점 일반화 되어가고 있다. 디지털 펄스압축기는 FIR(finite impulse response) 필터 알고리즘을 이용한 시간영역 처리방식 또는 FFT(fast Fourier transform) 알고리즘을 이용한 주파수영역 처리방식으로 구현될 수 있다. 본 논문에서는 다중 DSP(digital signal processor)론 이용하여 확장성이 용이한 디지털 펄스압축기를 구성하고, 아날로그 디바이스사의 ADSP-21060을 적용하여 수신 거리 셀 및 FIR 필터 탭(tap) 수에 따른 펄스압축 연산시간을 E-언어와 어셈블리 언어로 시간영역에서 비교·분석하였다. 분석결과를 적용함으로써, 레이더의 시스템 파라미터가 정해지는 경우 펄스압축기 구성에 소요되는 DSP 수를 쉽게 예측할 수 있음을 확인하였다. With the improvement of digital signal processors, digital pulse compressor(DPC) is widely used in radar systems. The DPC can be implemented by using FIR filter algorithm in time domain or FFT algorithm in frequency domain. This paper designs an expansible DPC using multiple DSPs. With ADSP-21060 of Analog Devices Inc., the computation time as a function of the number of received range cells and FIR filter tap is compared and analyzed in time domain using C-language and assembly language. therefore, when radar system parameters are determined, the number of DSP's required to implement DPC can be easily estimated.
위상정합 레이더에 대한 EA효과 분석용 타이밍 신호발생기
신현익,임중수,김환우,Sin, Hyeon-Ik,Im, Jung-Su,Kim, Hwan-U 대한전자공학회 2002 電子工學會論文誌-SC (System and control) Vol.39 No.2
위상정합(coherent) 레이더에 대한 EA 효과를 다양하게 분석할 수 있는 타이밍 (timing) 신호 발생기를 설계 및 제작하였다. 제작한 신호발생기는 EA 장비 및 위상정합 레이더에 필요한 각종 타이밍 신호 및 모의 표적신호를 실시간으로 발생하며, 모의 표적신호 발생기능은 레이더에 대한 EA 효과를 쉽게 확인할 수 있도록 하여준다. 타이밍신호의 모든 파라미터는 프로그램에 의해 변경 가능하기 때문에, 다양한 형태의 시험 시나리오를 쉽게 구성할 수 있다. A timing signal board which can be used to analyze EA effect for coherent radar systems is introduced. It is capable of generating the timing signals that are needed for EA test about radar systems in real time. Its function to generate baseband target signal makes it easy to analyze EA effect. Because all parameters of timing signals can be changed by software, it is very easy to configure many kinds of test scenarios.
申鉉翼,柳榮鎭,金煥宇 대한전자공학회 2003 電子工學會論文誌-SC (System and control) Vol.40 No.5
With the improvement of digital signal processors, digital pulse compressor(DPC) is widely used in radar systems. The DPC can be implemented by using FIR filter algorithm in time domain or FFT algorithm in frequency domain. This paper designs an expansible DPC using multiple DSPs. With ADSP-21060 of Analog Devices Inc., the computation time as a function of the number of received range cells and FIR filter tap is compared and analyzed in time domain using C-language and assembly language. Therefore, when radar system parameters are determined, the number of DSP's required to implement DPC can be easily estimated. 디지털 신호처리기에 대한 성능향상과 더불어 레이더 펄스 압축기 또한 디지털 처리방식이 점점 일반화 되어가고 있다. 디지털 펄스압축기는 FIR(finite impulse response) 필터 알고리즘을 이용한 시간영역 처리방식 또는 FFT(fast Fourier transform) 알고리즘을 이용한 주파수영역 처리방식으로 구현될 수 있다. 본 논문에서는 다중 DSP(digital signal processor)를 이용하여 확장성이 용이한 디지털 펄스압축기를 구성하고, 아날로그 디바이스사의 ADSP-21060을 적용하여 수신 거리 셀 및 FIR 필터 탭(tap) 수에 따른 펄스압축 연산시간을 C-언어와 어셈블리 언어로 시간영역에서 비교분석하였다. 분석결과를 적용함으로써, 레이더의 시스템 파라미터가 정해지는 경우 펄스압축기 구성에 소요되는 DSP 수를 쉽게 예측할 수 있음을 확인하였다.